• L'usage universel de LCMXO2-1200HC-6TG144C transmet par relais l'entrée-sortie 144tqfp d'IC Fpga 107
L'usage universel de LCMXO2-1200HC-6TG144C transmet par relais l'entrée-sortie 144tqfp d'IC Fpga 107

L'usage universel de LCMXO2-1200HC-6TG144C transmet par relais l'entrée-sortie 144tqfp d'IC Fpga 107

Détails sur le produit:

Lieu d'origine: original
Nom de marque: original
Certification: original
Numéro de modèle: LCMXO2-1200HC-6TG144C

Conditions de paiement et expédition:

Quantité de commande min: 1
Prix: negotiation
Détails d'emballage: Boîte de carton
Délai de livraison: jours 1-3working
Conditions de paiement: T/T, L/C
Capacité d'approvisionnement: 100 000
meilleur prix Contact

Détail Infomation

Paquet: Plateau Statut de produit: Actif
Digi-clé programmable: Non vérifié Nombre de laboratoires/CLBs: 160
Nombre d'éléments logiques/de cellules: 1280 RAM Bits total: 65536
Nombre d'entrée-sortie: 107 Tension - approvisionnement: 2.375V | 3.465V

Description de produit

L'usage universel de LCMXO2-1200HC-6TG144C transmet par relais l'entrée-sortie 144tqfp d'IC Fpga 107
 

Réseau prédiffusé programmable du champ MachXO2 (FPGA) IC 107 65536 1280 144-LQFP

 

Caractéristiques de LCMXO2-1200HC-6TG144C

 

TYPE DESCRIPTION
Catégorie Circuits intégrés (IC)
Incorporé
FPGAs (réseau prédiffusé programmable de champ)
Mfr Lattice Semiconductor Corporation
Série MachXO2
Paquet Plateau
Statut de produit Actif
Digi-clé programmable Non vérifié
Nombre de laboratoires/CLBs 160
Nombre d'éléments logiques/de cellules 1280
RAM Bits total 65536
Nombre d'entrée-sortie 107
Tension - approvisionnement 2.375V | 3.465V
Montage du type Bâti extérieur
Température de fonctionnement 0°C | 85°C (TJ)
Paquet/cas 144-LQFP
Paquet de dispositif de fournisseur 144-TQFP (20x20)
Nombre bas de produit LCMXO2-1200

 

Caractéristiques de LCMXO2-1200HC-6TG144C

 

• Six dispositifs avec 256 à 6864 LUT4s et 18 à 334 I/Os

Dispositifs de puissance très réduits

• Processus avancé de puissance faible de 65 nanomètre

• Aussi bas que l'alimentation générale de 22 µW

• Basse oscillation programmable I/Os différentiel

• Mode 'attente'et d'autres options d'économie de puissance

Mémoire incluse et distribuée

• Bloc inclus par sysMEM™ RAM de jusqu'à 240 kbits

• Jusqu'à 54 kbits ont distribué RAM

• Logique de commande consacrée de fifo

Mémoire instantanée d'utilisateur de Sur-puce

• Jusqu'à 256 kbits de mémoire instantanée d'utilisateur

• 100 000 écrivent des cycles

• Interfaces par accessibles de WISHBONE, de SPI, d'I2 C et de JTAG

• Peut être employé en tant que PROM mou de processeur ou en tant que mémoire instantanée

Entrée-sortie synchrone Pré-machinée de source

• Registres de la RDA en cellules d'entrée-sortie

• Logique de adaptation consacrée

• Embrayage de 7:1 pour l'affichage I/Os

• La RDA générique, DDRX2, DDRX4

• Mémoire consacrée de DDR/DDR2/LPDDR avec l'appui de DQS

Haute performance, tampon flexible d'entrée-sortie

• Le tampon programmable de sysIO™ soutient l'éventail d'interfaces :

– LVCMOS 3.3/2.5/1.8/1.5/1.2

– LVTTL

– PCI

– LVDS, autobus-LVDS, MLVDS, RSDS, LVPECL

– SSTL 25/18

– HSTL 18

– Entrées de déclencheur de Schmitt, jusqu'à 0,5 hystérésis de V

• Socketing chaud de soutien d'I/Os

• arrêt différentiel de Sur-puce

• Mode cabreur ou déroulant programmable

Synchronisation flexible de Sur-puce

• Huit horloges primaires

• Jusqu'à deux horloges de bord pour les interfaces ultra-rapides d'entrée-sortie (côtés dessus et bas seuls)

• Jusqu'à deux PLLs analogue par dispositif avec la synthèse partielle-n de fréquence

– Grande plage de fréquence d'entrée (7 mégahertz à 400 mégahertz)

Non-volatile, infiniment Reconfigurable

• Instantané-sur – des mises sous tension en quelques micro-secondes

• Solution d'un seul morceau et sûre

• JTAG, SPI ou I2 traversant programmable C

• Programmation de fond de soutiens du non-vola ? mémoire de tuile

• Double botte facultative avec de la mémoire externe de SPI

Reconfiguration de TransFR™

• mise à jour de logique de Dans-champ tandis que le système fonctionne

Appui au niveau système augmenté

• la Sur-puce a durci des fonctions : SPI, I2 C, compteur de minuterie

• oscillateur de Sur-puce avec l'exactitude 5,5%

• TraceID unique pour le cheminement de système

• Un mode programmable de temps (OTP)

• Alimentation d'énergie simple avec la plage de fonctionnement prolongée

• Balayage de frontière de la norme 1149,1 d'IEEE

• Programmation conforme de dans-système d'IEEE 1532

Large éventail d'options de paquet

• TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, options de paquet de QFN

• Petites options de paquet d'empreinte de pas

– Aussi petit que 2,5 millimètres X 2,5 millimètres

• La migration de densité a soutenu

• Emballage sans halogène avancé

 

Aperçu d'architecture de LCMXO2-1200HC-6TG144C
 
L'architecture de la famille MachXO2 contient un choix de blocs de logique entourés par l'entrée-sortie programmable (Pio). Les dispositifs plus grands de densité de logique dans cette famille ont le sysCLOCK™ PLLs et les blocs de bloc inclus par sysMEM RAM (EBRs). Exposition du schéma 2-1 et du schéma 2-2 les schémas fonctionnels des divers membres de la famille.
 

Classifications environnementales et d'exportation de LCMXO2-1200HC-6TG144C

 

ATTRIBUT DESCRIPTION
Statut de RoHS ROHS3 conforme
Niveau de sensibilité d'humidité (MSL) 3 (168 heures)
Statut de PORTÉE ATTEIGNEZ inchangé
ECCN EAR99
HTSUS 8542.39.0001
 
L'usage universel de LCMXO2-1200HC-6TG144C transmet par relais l'entrée-sortie 144tqfp d'IC Fpga 107 0

 

 

Vous voulez en savoir plus sur ce produit
Je suis intéressé à L'usage universel de LCMXO2-1200HC-6TG144C transmet par relais l'entrée-sortie 144tqfp d'IC Fpga 107 pourriez-vous m'envoyer plus de détails tels que le type, la taille, la quantité, le matériau, etc.
Merci!
Dans l'attente de votre réponse.