LCMXO2-1200HC-4TG144C Relais à usage général Ic Fpga 107 E/S 144tqfp
Détails sur le produit:
Lieu d'origine: | original |
Nom de marque: | original |
Certification: | original |
Numéro de modèle: | LCMXO2-1200HC-4TG144C |
Conditions de paiement et expédition:
Quantité de commande min: | 1 |
---|---|
Prix: | negotiation |
Détails d'emballage: | Boîte de carton |
Délai de livraison: | jours 1-3working |
Conditions de paiement: | T/T, L/C |
Capacité d'approvisionnement: | 100 000 |
Détail Infomation |
|||
Paquet: | Plateau | Statut de produit: | Actif |
---|---|---|---|
Digi-clé programmable: | Non vérifié | Nombre de laboratoires/CLBs: | 160 |
Nombre d'éléments logiques/de cellules: | 1280USART | RAM Bits total: | 65536 |
Nombre d'entrée-sortie: | 107 | Tension - approvisionnement: | 2.375V | 3.465V |
Description de produit
LCMXO2-1200HC-4TG144C Relais à usage général Ic Fpga 107 E/S 144tqfp
MachXO2 Field Programmable Gate Array (FPGA) IC 107 65536 1280 144-LQFP
Spécifications deLCMXO2-1200HC-4TG144C
TAPER | DESCRIPTION |
Catégorie | Circuits intégrés (CI) |
Embarqué | |
FPGA (Field Programmable Gate Array) | |
Fabricant | Lattice Semiconductor Corporation |
Série | MachXO2 |
Emballer | Plateau |
État du produit | Actif |
Programmable Digi-Key | Non vérifié |
Nombre de LAB/CLB | 160 |
Nombre d'éléments/cellules logiques | 1280 |
Nombre total de bits de RAM | 65536 |
Nombre d'E/S | 107 |
Tension - Alimentation | 2.375V ~ 3.465V |
Type de montage | Montage en surface |
Température de fonctionnement | 0°C ~ 85°C (TJ) |
Paquet/caisse | 144-LQFP |
Ensemble d'appareils du fournisseur | 144-TQFP (20x20) |
Numéro de produit de base | LCMXO2-1200 |
Les caractéristiques deLCMXO2-1200HC-4TG144C
Architecture logique flexible
• Six appareils avec 256 à 6864 LUT4 et 18 à 334 E/S
Appareils à très faible consommation
• Processus avancé à faible consommation d'énergie de 65 nm
• Puissance de veille aussi faible que 22 μW
• E/S différentielles à faible oscillation programmables
• Mode veille et autres options d'économie d'énergie
Mémoire embarquée et distribuée
• Jusqu'à 240 kbits de mémoire RAM intégrée sysMEM™
• Jusqu'à 54 kbits de RAM distribuée
• Logique de contrôle FIFO dédiée
Mémoire flash utilisateur sur puce
• Jusqu'à 256 kbits de mémoire flash utilisateur
• 100 000 cycles d'écriture
• Accessible via les interfaces WISHBONE, SPI, I2 C et JTAG
• Peut être utilisé comme processeur PROM logiciel ou comme mémoire Flash
E/S synchrones source préconfigurées
• Registres DDR dans les cellules d'E/S
• Logique d'engrenage dédiée
• Engrenage 7:1 pour les E/S d'affichage
• DDR générique, DDRX2, DDRX4
• Mémoire DDR/DDR2/LPDDR dédiée avec prise en charge DQS
Tampon d'E/S flexible et hautes performances
• La mémoire tampon sysIO™ programmable prend en charge
gamme d'interfaces :
– LVCMOS 3.3/2.5/1.8/1.5/1.2
– LVTTL
– PCI
– LVDS, Bus-LVDS, MLVDS, RSDS, LVPECL
– SSTL 25/18
– LGV 18
– Entrées trigger de Schmitt, hystérésis jusqu'à 0,5 V
• Les E/S prennent en charge la connexion à chaud
• Terminaison différentielle sur puce
• Mode pull-up ou pull-down programmable
Horloge flexible sur puce
• Huit horloges primaires
• Jusqu'à deux horloges de bord pour les interfaces d'E/S à grande vitesse (côtés supérieur et inférieur uniquement)
• Jusqu'à deux PLL analogiques par appareil avec synthèse de fréquence fractionnaire-n
– Large plage de fréquences d'entrée (7 MHz à 400 MHz)
Non volatile, reconfigurable à l'infini
• Allumage instantané : s'allume en quelques microsecondes
• Solution sécurisée à puce unique
• Programmable via JTAG, SPI ou I2 C
• Prend en charge la programmation en arrière-plan de la mémoire non volatile
• Double amorçage en option avec mémoire SPI externe
Reconfiguration TransFR™
• Mise à jour de la logique sur le terrain pendant que le système fonctionne
Prise en charge améliorée au niveau du système
• Fonctions renforcées sur puce : SPI, I2 C, temporisateur/compteur
• Oscillateur sur puce avec une précision de 5,5 %
• TraceID unique pour le suivi du système
• Mode programmable une seule fois (OTP)
• Alimentation unique avec plage de fonctionnement étendue
• Balayage des limites de la norme IEEE 1149.1
• Programmation intégrée au système conforme à la norme IEEE 1532
Large gamme d'options de forfaits
• Options de package TQFP, WLCSP, ucBGA, csBGA, caBGA, ftBGA, fpBGA, QFN
• Options d'emballage à faible encombrement
– Aussi petit que 2,5 mm x 2,5 mm
• Migration de densité prise en charge
• Emballage avancé sans halogène
Tranches deLCMXO2-1200HC-4TG144C
Les tranches 0-3 contiennent deux LUT4 alimentant deux registres.Les tranches 0-2 peuvent être configurées en tant que mémoire distribuée.Le tableau 2-1 montre la capacité des tranches dans les blocs PFU ainsi que les modes de fonctionnement qu'elles activent.De plus, chaque PFU contient une logique qui permet aux LUT d'être combinées pour exécuter des fonctions telles que LUT5, LUT6, LUT7 et LUT8.La logique de commande exécute des fonctions de réglage/réinitialisation (programmables comme synchrones/asynchrones), de sélection d'horloge, de sélection de puce et de fonctions RAM/ROM plus larges.
Classifications environnementales et d'exportation deLCMXO2-1200HC-4TG144C
ATTRIBUT | DESCRIPTION |
Statut RoHS | Conforme ROHS3 |
Niveau de sensibilité à l'humidité (MSL) | 3 (168 heures) |
Statut REACH | REACH non affecté |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |

Vous voulez en savoir plus sur ce produit