R5F101AGASP#V0 microcontrôleurs IC RL78 RL78/G13 32MHz de 16 bits 128KB 1.6V | 5.5V
Détails sur le produit:
Lieu d'origine: | Original |
Nom de marque: | original |
Certification: | original |
Numéro de modèle: | R5F101AGASP#V0 |
Conditions de paiement et expédition:
Quantité de commande min: | 1 |
---|---|
Prix: | negotiation |
Détails d'emballage: | Boîte de carton |
Délai de livraison: | jours 1-3working |
Conditions de paiement: | T/T |
Capacité d'approvisionnement: | 100,000pcs |
Détail Infomation |
|||
RAM Size: | 12K X 8 | Tension - approvisionnement (Vcc/Vdd): | 1.6V | 5.5V |
---|---|---|---|
Convertisseurs de données: | A/D 8x8/10b | Type d'oscillateur: | Interne |
Processeur de noyau: | RL78 | Température de fonctionnement: | -40°C | 85°C (VENTRES) |
Description de produit
R5F101AGASP#V0 microcontrôleurs IC RL78 RL78/G13 32MHz de 16 bits 128KB
ÉCLAIR 30LSSOP D'IC MCU 16BIT 128KB
Caractéristiques de R5F101AGASP#V0
TYPE | DESCRIPTION |
Catégorie | Microcontrôleurs |
Mfr | L'électronique Amérique inc. de Renesas |
Série | RL78/G13 |
Paquet | Plateau |
Statut de produit | Obsolète |
DigiKey programmable | Non vérifié |
Processeur de noyau | RL78 |
Capacité de mémoire | de 16 bits |
Vitesse | 32MHz |
Connectivité | CSI, ² C, LINbus, UART/USART d'I |
Périphériques | DMA, LVD, POR, PWM, WDT |
Nombre d'entrée-sortie | 21 |
Capacité de la mémoire de programme | 128KB (128K X 8) |
Type de mémoire de programme | ÉCLAIR |
Taille d'EEPROM | - |
RAM Size | 12K X 8 |
Tension - approvisionnement (Vcc/Vdd) | 1.6V | 5.5V |
Convertisseurs de données | A/D 8x8/10b |
Type d'oscillateur | Interne |
Température de fonctionnement | -40°C | 85°C (VENTRES) |
Montage du type | Bâti extérieur |
Paquet/cas | 30-LSSOP (0,240", largeur de 6.10mm) |
Paquet de dispositif de fournisseur | 30-LSSOP |
Nombre bas de produit | R5F101 |
Caractéristiques de R5F101AGASP#V0
technologie de puissance de *Ultra-low
- VDD = tension d'alimentation électrique simple de 1,6 à 5,5 V
- Mode de HALTE
- Mode d'ARRÊT
- Mode de PETIT SOMME
Noyau de l'unité centrale de traitement *RL78
- Architecture de CISC avec la canalisation de 3 étapes
- Temps d'exécution d'instruction minimum : Peut être changé de la grande vitesse (0,03125 μs : @ opération de 32 mégahertz avec l'oscillateur ultra-rapide de sur-puce) à la vitesse très réduite (30,5 μs : @ opération de 32,768 kilohertz avec l'horloge de sous-système)
- Espace d'adressage : 1 MB
- Registres polyvalents : (banques à 8 bits de × 4 de × de registre 8)
- Sur-puce RAM : 2 à 32 KBs
Introduction de R5F101AGASP#V0
Véritable plate-forme de basse puissance (66 μA/MHz, et 0,57 μA pour l'opération avec seulement le RTC et le LVD) pour les applications polyvalentes, avec 1.6-V à l'opération 5.5-V, à 16 - à la mémoire instantanée du code 512-Kbyte, et à 41 DMIPS à 32 mégahertz
Classifications environnementales et d'exportation de R5F101AGASP#V0
ATTRIBUT | DESCRIPTION |
Statut de RoHS | ROHS3 conforme |
Niveau de sensibilité d'humidité (MSL) | 1 (illimité) |
Statut de PORTÉE | ATTEIGNEZ inchangé |
ECCN | 3A991A2 |
HTSUS | 8542.31.0001 |