• Émetteur-récepteur demi LVDS 8-SOIC de la puce 1/1 de circuit intégré de SN65MLVD200ADR
Émetteur-récepteur demi LVDS 8-SOIC de la puce 1/1 de circuit intégré de SN65MLVD200ADR

Émetteur-récepteur demi LVDS 8-SOIC de la puce 1/1 de circuit intégré de SN65MLVD200ADR

Détails sur le produit:

Lieu d'origine: original
Nom de marque: Original
Certification: Original
Numéro de modèle: SN65MLVD200ADR

Conditions de paiement et expédition:

Quantité de commande min: 1
Prix: negotiation
Détails d'emballage: Boîte de carton
Délai de livraison: jours 1-3working
Conditions de paiement: T/T
Capacité d'approvisionnement: 100 000
meilleur prix Contact

Détail Infomation

Numéro de la pièce: SN65MLVD200ADR Protocole: LVDS, multipoint
Hystérésis de récepteur: 25 système mv Débit: 100Mbps
Tension - approvisionnement: 3V | 3.6V Température de fonctionnement: -40°C | 85°C
Montage du type: Bâti extérieur Paquet de dispositif de fournisseur: 8-SOIC

Description de produit

Émetteur-récepteur demi LVDS 8-SOIC de la puce 1/1 de circuit intégré de SN65MLVD200ADR

 

1/1 émetteur-récepteur demi LVDS, 8-SOIC multipoint

 
 
Les dispositifs de SN65MLVD20xx sont modules de commande de ligne de basse tension multipoint différentiel (M-LVDS) et des récepteurs qui sont optimisés pour fonctionner à signaler les taux jusqu'à 100 Mbps. Toutes les pièces sont conformes à la signalisation différentielle de basse tension multipoint (M-LVDS) TIA/EIA-899 standard.
 

Caractéristiques de SN65MLVD200ADR

 

30-Ω différentiel de basse tension à 55-Ω modules de commande de ligne et récepteurs pour signaler les taux (1) jusqu'à 100 Mbps, fréquences du signal d'horloge jusqu'à 50 mégahertz

Les récepteurs de type 1 incorporent 25 système mv d'hystérésis (SN65MLVD200A, SN65MLVD202A)

Le type-2 récepteurs fournissent un seuil de la compensation (100 système mv) pour détecter les états à circuit ouvert et d'Oisif-autobus (SN65MLVD204A, SN65MLVD205A)

Rencontre ou dépasse le M-LVDS TIA/EIA-899 standard pour l'échange de données multipoint

Le conducteur commandé Output Voltage Transition chronomètre pour la qualité du signal améliorée

-1V à 3,4 V de chaîne de tension de Commun-mode permet le transfert des données avec 2 V du bruit au sol

L'autobus goupille à grande impédance si handicapé ou Vcc $1.5V

dispositifs 200-Mbps disponibles (SN65MLVD201, SN65MLVD203, SN65MLVD206, SN65MLVD207)

La protection de Pin ESD d'autobus dépasse 8 kilovolts

Paquets disponibles : - 8-Pin SOIC

SN65MLVD200A, SN65MLVD204A 14-Pin SOIC

SN65MLVD202A, SN65MLVD205A

Solutions de rechange améliorées aux dispositifs de SN65MLVD200, de SN65MLVD202A, de SN65MLVD204A, et de SN65MLVD205A

 

Caractéristiques de SN65MLVD200ADR

 

Mfr
Texas Instruments
Paquet Bande et bobine
Série
-
Produit
SN65MLVD200ADR
Type
Émetteur-récepteur
Protocole
LVDS, multipoint
Nombre de conducteurs/de récepteurs
1/1
Duplex
Moitié
Hystérésis de récepteur
25 système mv
Débit
100Mbps
Tension - approvisionnement
3V | 3.6V
Température de fonctionnement
-40°C | 85°C
Montage du type
Bâti extérieur
Paquet/cas
8-SOIC (0,154", largeur de 3.90mm)
Paquet de dispositif de fournisseur
8-SOIC
Nombre bas de produit
65MLVD200

 

gamme (̊ −10

Classifications environnementales et d'exportation


avck- de wh

ATTRIBUT DESCRIPTION
Statut de RoHS ROHS3 conforme
Niveau de sensibilité d'humidité (MSL) 1 (illimité)
Statut de PORTÉE ATTEIGNEZ inchangé
ECCN 5A991B1
HTSUS 8542.39.0001

 

Applications de SN65MLVD200ADR

 

· De basse puissance, ultra-rapide, Court-portée Altemative

à TIA/EIA-485

· Carte mère ou données multipoint câblées et horloge

Transmission

· Stations de base cellulaires · Commutateurs de central téléphonique · Commutateurs et routeurs de réseau

 

Émetteur-récepteur demi LVDS 8-SOIC de la puce 1/1 de circuit intégré de SN65MLVD200ADR 0

Vous voulez en savoir plus sur ce produit
Je suis intéressé à Émetteur-récepteur demi LVDS 8-SOIC de la puce 1/1 de circuit intégré de SN65MLVD200ADR pourriez-vous m'envoyer plus de détails tels que le type, la taille, la quantité, le matériau, etc.
Merci!
Dans l'attente de votre réponse.