• Puce BUF NON-INVERT 5.5V 6TSSOP d'IC du circuit intégré 74LVC2G34GW-Q100
Puce BUF NON-INVERT 5.5V 6TSSOP d'IC du circuit intégré 74LVC2G34GW-Q100

Puce BUF NON-INVERT 5.5V 6TSSOP d'IC du circuit intégré 74LVC2G34GW-Q100

Détails sur le produit:

Lieu d'origine: original
Nom de marque: original
Certification: original
Numéro de modèle: 74LVC2G34GW-Q100

Conditions de paiement et expédition:

Quantité de commande min: 1
Prix: negotiation
Détails d'emballage: Boîte de carton
Délai de livraison: jours 1-3working
Conditions de paiement: T/T
Capacité d'approvisionnement: 100 000
meilleur prix Contact

Détail Infomation

Nombre d'éléments: 2 Nombre de peu par élément: 1
Type de sortie: Va-et-vient Actuel - haute de sortie, bas coefficient: 32mA, 32mA
Tension - approvisionnement: 1.65V ~ 5.5V Température de fonctionnement: -40°C | 125°C (VENTRES)
Paquet de dispositif de fournisseur: 6-TSSOP

Description de produit

Puce BUF NON-INVERT 5.5V 6TSSOP d'IC du circuit intégré 74LVC2G34GW-Q100

 

Tampon, Non-inversant 2 l'élément 1 mordu par sortie va-et-vient 6-TSSOP d'élément

 

Caractéristiques de 74LVC2G34GW-Q100

 

TYPE DESCRIPTION
Catégorie Circuits intégrés (IC)
Logique
Tampons, conducteurs, récepteurs, émetteurs-récepteurs
Mfr Nexperia USA Inc.
Série Des véhicules à moteur, AEC-Q100, 74LVC
Paquet Bande et bobine (TR)
Coupez la bande (les CT)
Statut de produit Actif
Type de logique Protégez, Non-en inversant
Nombre d'éléments 2
Nombre de peu par élément 1
Type d'entrée -
Type de sortie Va-et-vient
Actuel - sortie haute, bas 32mA, 32mA
Tension - approvisionnement 1.65V | 5.5V
Température de fonctionnement -40°C | 125°C (VENTRES)
Montage du type Bâti extérieur
Paquet/cas 6-TSSOP, SC-88, SOT-363
Paquet de dispositif de fournisseur 6-TSSOP
Nombre bas de produit 74LVC2G34

 

Caractéristiques de 74LVC2G34GW-Q100

 
• Qualification des véhicules à moteur de produit selon AEC-Q100 (catégorie 1)
• Spécifique du °C -40 °C +85 au °C et -40 au °C +125
• Grand choix de tension d'alimentation de 1,65 V à 5,5 V
• Entrées tolérantes de surtension à 5,5 V
• Immunité de bruit élevée
• commande de sortie de ±24 mA (VCC = 3,0 V)
• Dissipation de puissance faible de CMOS
• IOFF fournit l'opération partielle de mode de puissance-vers le bas
• Interface directe avec des niveaux de TTL
• La représentation de verrou- dépasse 250 mA
• Se conforme à la norme de JEDEC :
• JESD8-7 (1,65 V à V) 1,95
• JESD8-5 (2,3 V à 2,7 V)
• JESD8C (2,7 V à 3,6 V)
• JESD36 (4,5 V à 5,5 V)
• Protection d'ESD :
• MIL-STD-883, la méthode 3015 dépasse 2000 V
• HBM JESD22-A114F dépasse 2000 V
• Le millimètre JESD22-A115-A dépasse 200 V (C = 200 PF, R = 0 Ω)
• Options multiples de paquet

 

Description générale de 74LVC2G34GW-Q100

 

Le 74LVC2G34-Q100 est un double tampon. Des entrées peuvent être conduites par non plus 3,3 V ou 5 dispositifs de V. Ceci
la caractéristique permet l'utilisation de ces dispositifs comme traducteurs dans 3,3 V mélangés et 5 environnements de V.
Ce produit a été qualifié au Conseil d'électronique automobile (l'AEC) Q100 standard
(Évaluez 1) et convenez pour l'usage dans des applications des véhicules à moteur.

 

Classifications environnementales et d'exportation de 74LVC2G34GW-Q100

 

ATTRIBUT DESCRIPTION
Statut de RoHS ROHS3 conforme
Niveau de sensibilité d'humidité (MSL) 1 (illimité)
Statut de PORTÉE ATTEIGNEZ inchangé
ECCN EAR99
HTSUS 8542.39.0001

 

Puce BUF NON-INVERT 5.5V 6TSSOP d'IC du circuit intégré 74LVC2G34GW-Q100 0

Vous voulez en savoir plus sur ce produit
Je suis intéressé à Puce BUF NON-INVERT 5.5V 6TSSOP d'IC du circuit intégré 74LVC2G34GW-Q100 pourriez-vous m'envoyer plus de détails tels que le type, la taille, la quantité, le matériau, etc.
Merci!
Dans l'attente de votre réponse.